您好,请登录 免费注册
手机立创
  • 微信小程序

    找料更方便

  • 立创APP

    体验更友好

  • 立创公众号

    售前咨询,优惠活动

消息(0)
我的订单
联系客服
  • 4000800709

    点击QQ咨询

  • 0755-83865666

    0755-83865666

    拨打电话咨询

帮助中心
供应商合作
嘉立创产业服务群

温馨提示

您上传的BOM清单格式不准确,当前支持上传xls、xlsx、csv、JPG、PNG、JPEG格式,请检查后重新上传

BOM正在分析中...
首页 > 热门关键词 > FPGA
综合排序 价格 销量
-
符合条件商品:共14035
图片
关键参数
描述
价格(含税)
库存
操作
MachXO 系列描述MachXO 系列针对传统上由CPLD和低容量FPGA处理的应用需求进行了优化,如胶合逻辑、总线桥接、总线接口、上电控制和控制逻辑。这些器件在单芯片上结合了CPLD和FPGA的最佳特性,使用查找表(LUT)和嵌入式块存储器提供灵活高效的逻辑实现。通过非易失性技术,这些器件提供了单芯片、高安全性、即时启动的能力。先进的工艺技术和精心设计确保了高引脚到引脚的性能。主要特性包括: 非易失性,无限可重配置 :微秒级上电启动,无需外部配置存储器,卓越的设计安全性,毫秒级基于SRAM的逻辑重配置,并支持非易失性存储器的后台编程。 睡眠模式 :允许静态电流减少100倍。 TransFR 重配置 (TFR) :系统运行时进行现场逻辑更新。 高I/O与逻辑密度 :范围从256到2280个LUT4s,73到271个I/O,以及广泛的封装选项。支持密度迁移,且封装符合无铅/RoHS标准。 嵌入式块RAM :高达27.6 Kbits sysMEM 嵌入式块RAM和高达7.7 Kbits分布式RAM,配备专用FIFO控制逻辑。 灵活的I/O缓冲区 :可编程sysIO 缓冲区支持多种接口,包括LVCMOS 3.3/2.5/1.8/1.5/1.2, LVTTL, PCI, LVDS, Bus-LVDS, LVPECL, 和 RSDS。 sysCLOCK PLLs :每个器件最多两个模拟PLL,支持时钟乘法、除法和相移。 IEEE 标准1149.1 边界扫描 和 IEEE 1532兼容的系统内编程 。 板载振荡器 及支持3.3V, 2.5V, 1.8V 或 1.2V 电源操作。MachXO 架构包括一个被可编程I/O (PIO) 包围的逻辑块阵列,某些器件还具有sysCLOCK PLLs和sysMEM 嵌入式块RAM (EBRs)。逻辑块以二维网格排列,EBR块位于逻辑阵列左侧的一列中。PIO单元位于器件边缘,分为多个Bank,并利用称为sysIO接口的灵活I/O缓冲区支持各种接口标准。MachXO 器件的核心由PFU和PFF块组成,这些块可以编程执行逻辑、算术、分布式RAM和分布式ROM功能。每个PFU块包含四个相互连接的Slice,每个Slice有53个输入和25个输出。Slice可以在四种模式下工作:逻辑、波纹、RAM和ROM,从而构建各种逻辑和存储功能。MachXO 器件中的路由资源包括切换电路、缓冲器和金属互连段,PFU之间的连接使用X1, X2, 和 X6 路由资源。所有PFU可用的全局信号包括主次时钟,这些时钟由16:1多路复用器生成。MachXO1200和MachXO2280器件提供PLL支持,能够使用输入、反馈、后标量和次级时钟分频器合成时钟频率。这些器件中的sysMEM EBR可以实现单端口、双端口、伪双端口或FIFO存储器,具有多种深度和宽度。EBR存储器支持三种写行为:正常、写通和读前写。MachXO 器件中的PIO单元被组装成组,在较大的器件中具有增强的I/O能力,包括差分接收器和LVDS发送/接收对。sysIO缓冲区允许用户实现多种标准,包括LVCMOS, TTL, BLVDS, LVDS, 和 LVPECL。
数据手册
  • 1+

    ¥154.52
  • 30+

    ¥147.5
  • 有货
    • 1+

      ¥155.52
    • 10+

      ¥150.67
  • 有货
    • 1+

      ¥155.88
    • 10+

      ¥151.02
  • 有货
    • 1+

      ¥156.89
    • 10+

      ¥151.75
  • 有货
  • 超低功耗、即时启动、非易失性PLD,有六种密度从256到6864个查找表(LUT)的器件。除了基于LUT的低成本可编程逻辑外,这些器件还具有嵌入式块RAM(EBR)、分布式RAM、用户闪存(UFM)、锁相环(PLL)、预设计源同步I/O支持、包括双启动功能的高级配置支持,以及常用功能的硬化版本,如SPI控制器、I²C控制器和定时器/计数器。这些特性使这些器件可用于低成本、高产量的消费和系统应用。这些器件采用65纳米非易失性低功耗工艺设计。器件架构具有可编程低摆幅差分I/O和动态关闭I/O组、片上PLL和振荡器等特性,有助于管理静态和动态功耗,使该系列所有成员的静态功耗较低。MachXO2器件有两种版本——超低功耗(ZE)和高性能(HC和HE)器件
    • 1+

      ¥164.95
    • 10+

      ¥159.54
  • 有货
    • 1+

      ¥169.13
    • 10+

      ¥163.85
  • 有货
    • 1+

      ¥172.06
    • 30+

      ¥163.42
  • 有货
  • FPGA针对低成本和低静态功耗进行了优化,非常适合高产量和对成本敏感的应用。提供高密度的可编程门、板载资源和通用I/O,满足I/O扩展和芯片到芯片接口的要求。其架构适用于许多市场领域的智能和连接终端应用。
    数据手册
    • 单价:

      ¥173.57 / 个
  • 有货
  • 特性:解决方案。 灵活架构。 先进封装。 预设计源同步 I/O。 高性能、灵活 I/O 缓冲器。 灵活片上时钟。 非易失性、多次可编程。 TransFR 重新配置。 增强系统级支持。 低成本迁移路径
    • 1+

      ¥178.99
    • 30+

      ¥169.99
  • 有货
    • 1+

      ¥186.81
    • 30+

      ¥177.43
  • 有货
  • 超低功耗、非易失性FPGA系列有五款器件,密度范围从384到7680查找表(LUT)。除了基于LUT的低成本可编程逻辑外,这些器件还具有嵌入式块RAM(EBR)、非易失性配置存储器(NVCM)和锁相环(PLL)。这些特性使器件可用于低成本、大批量的消费和系统应用。部分封装提供高电流驱动器,非常适合驱动三个白色LED或一个RGB LED。这些器件采用40nm CMOS低功耗工艺制造。器件架构具有可编程低摆幅差分I/O和动态关闭片上PLL等特性
    数据手册
    • 1+

      ¥187.2
    • 30+

      ¥177.79
  • 有货
    • 1+

      ¥189.61
    • 30+

      ¥180.08
  • 有货
    • 1+

      ¥200.52
    • 30+

      ¥190.92
  • 有货
  • FPGA器件经过优化,可在经济高效的FPGA架构中提供高性能特性,如增强的DSP架构、高速SERDES和高速源同步接口。通过器件架构的改进和65nm技术的使用,使器件适用于大批量、高速、低成本的应用。器件系列将查找表(LUT)容量扩展到149K逻辑单元,并支持多达586个用户I/O。还提供多达320个18 x 18乘法器和广泛的并行I/O标准。FPGA架构在设计时考虑了高性能和低成本。器件采用可重构SRAM逻辑技术,并提供常用的构建模块,如基于LUT的逻辑、分布式和嵌入式存储器、锁相环(PLL)、延迟锁定环(DLL)、预先设计的源同步I/O支持、增强的sysDSP切片和高级配置支持,包括加密和双启动功能
    • 1+

      ¥200.9
    • 30+

      ¥190.81
  • 有货
  • 立创商城为您提供FPGA型号、厂家、价格、库存、PDF数据手册、图片等信息,为您购买FPGA提供详细信息
    您的浏览器版本过低(IE8及IE8以下的浏览器或者其他浏览器的兼容模式),存在严重安全漏洞,请切换浏览器为极速模式或者将IE浏览器升级到更高版本。【查看详情】
    推荐您下载并使用 立创商城APP 或者最新版 谷歌浏览器火狐浏览器360浏览器搜狗浏览器QQ浏览器 的极(高)速模式进行访问。
    © 深圳市立创电子商务有限公司 版权所有
    |

    提示

    您确定要删除此收货地址的吗?

    请填写订单取消原因

    提示

    您确定删除此收货地址吗?

    成功提示

    content

    失败提示

    content

    提示

    content